32bit SOPC系统中SRAM的非常规使用

Authors:何春; 李彬华; 陈小明
Source:天文研究与技术, 2012, (01): 42-48.
DOI:10.14005/j.cnki.issn1672-7673.2013.01.005

Summary

在高速数模混合的低噪声系统中,为了减少数字系统的噪声,在保证系统可靠性的同时,考虑到现场可编程门阵列(Field-Programmable Gate Array,FPGA)有限资源的分配,可在32位嵌入式可编程片上系统(System-on-a-Programmable-Chip,SOPC)中使用16位静态随机存储器(Static Random Access Memory,SRAM)。由于构成SOPC框架时没有这种16位静态随机存储器的成型组件,必须自行创建。根据Avalon总线规范,讨论了构成16位静态随机存储器组件的方法,通过Verilog HDL编程,实现了这一16位的静态随机存储器组件,并将其用在一个高速低噪声的天文成像系统中。

  • Institution
    昆明理工大学; 自动化学院

Full-Text