侧面高阻釉对ZnO压敏防雷芯片电性能的影响
中国知网
贵州大学
摘要
为了抑制压敏防雷芯片边缘低熔点元素在烧结过程中的挥发,在芯片侧面涂覆不同配方高阻釉,研究其对压敏防雷芯片电性能的影响。结果表明:涂覆了高阻釉的芯片组分均匀性得以提高、缺陷减少,样品的8/20μs大电流耐受能力提高;在1 000 mA工频电流作用下,芯片的熔穿点位于芯片中部铜电极区,利于热脱离机构动作,从而提高芯片的暂态过电压耐受能力。
关键词
高阻釉 ZnO压敏陶瓷 防雷芯片 电性能 压敏电压 暂态过电压 high-impedance glaze ZnO varistor ceramics chips for lightening electrical performance varistor voltage transient overvoltage
