摘要

锁相环广泛应用于电信、光收发器、数据存储局域网以及无线产品中,提出了一种新颖的应用于时钟数据恢复的锁相环设计,包括鉴频鉴相器、电荷泵、环路滤波器、换挡电路、压控振荡器以及环路状态检测电路的设计,采取的方案是对环路滤波器的模拟电压进行实时监控动态调整锁相环系统的环路参数,该结构能够很好的应用于输入数据流变化范围极宽(20 Mbit/s~2.5 Gbit/s)的时钟数据恢复系统。设计采用了一种单供电电压的0.18μm CMOS工艺,并给出Cadence环境下仿真结果。

  • 单位
    东南大学