摘要

介绍了嵌入式并联λg/4(λg为波长)的开路支节的基本结构与特性。采用带状线,设计了一款中心频率为2.46GHz、阻带宽度50MHz、最大阻带衰减为60dB的三阶嵌入式并联开路支节窄带带阻滤波器。与传统的并联开路支节带阻滤波器相比,嵌入式并联开路支节带阻滤波器的横向尺寸减小,结构紧凑。采用阶梯阻抗谐振器(SIR)结构,按相同指标设计了一款三阶嵌入式SIR窄带带阻滤波器。与嵌入式并联开路支节带阻滤波器相比,嵌入式SIR带阻滤波器结构更为紧凑,纵向尺寸缩小约17.5%,并具有更好的谐波抑制特性。

  • 单位
    电子工程学院; 电子科技大学